企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

我们看到,在用通用方法进行的眼图测试中,由于信号的读写和三态都混在一起,因此很难对信号质量进行评估。要进行信号的评估,第1步是要把读写信号分离出来。传统上有几种方法用来进行读写信号的分离,但都存在一定的缺陷。可以利用读写Preamble的宽度不同用脉冲宽度触发,但由于JEDEC只规定了WritePreamble宽度的下限,因此不同芯片间Preamble的宽度可能是不同的,而且如果Read/Write的Preamble的宽度一样,则不能进行分离。也可以利用读写信号的幅度不同进行分离,如图7-138中间 的图片所示,但是如果读写信号幅度差别不大,则也不适用6还可以根据RAS、CAS、CS、 WE等控制信号来分离读写,但这种方法要求通道数多于4个,只 有带数字通道的MSO示波器才能满足要求,比如Agilent的MS09000A系列或者 MSOX90000A系列,对于用户示波器的要求比较高。DDR4 电气一致性测试应用软件。信号完整性测试DDR一致性测试DDR测试

信号完整性测试DDR一致性测试DDR测试,DDR一致性测试

DDR-致性测试探测和夹具

DDR的信号速率都比较高,要进行可靠的测量,通常推荐的探头连接方式是使用焊接式 探头。还有许多很难在PCB板上找到相应的测试焊盘的情况(比如釆用盲埋孔或双面BGA 焊接的情况),所以Agilent还提供了不同种类的BGA探头,通过对板子做重新焊接将BGA 的Adapter焊接在DDR的memory chip和PCB板中间,并将信号引出。DDR3的 BGA探头的焊接例子。

DDR是需要进行信号完整性测试的总线中复杂的总线,不仅走线多、探测困难,而且 时序复杂,各种操作交织在一起。本文分别从时钟、地址、命令、数据总线方面介绍信号完 整性一致性测试的一些要点和方法,也介绍了自动化测试软件和测试夹具,但是真正测试DDR 总线仍然是一件比较有挑战的事情。 信号完整性测试DDR一致性测试DDR测试DDR1 电气一致性测试应用软件。

信号完整性测试DDR一致性测试DDR测试,DDR一致性测试

DDR规范没有定义模板,这给用眼图方式分析信号时判断信号是否满足规范要求带来挑战。有基于JEDEC规范定义的,ds、,dh、-H(ac)min和rIL(ac)max参数,得出的DDR2533写眼图的模板,中间的区域就是模板,中间的线是DQS的有效边沿即有效的上升沿或下降沿。严格按规范来说的话,中间的模板应该定义为横着的梯形,因为保持时间是相对于DC参数的,不过用长方形可以定义一个更严格的参数要求。

DDR总线一致性测试对示波器带宽的要求

因为Jedec规范没有给岀DDR具体的快的上升、下降时间,通过预估的方式可以得岀 快的边沿时间,但是往往比实际要快,是基于实际PCB板材的情况得出的结果,有 了这个结果可计算出需要的示波器带宽。

DDR4/5与LPDDR4/5 的信号质量测试

由于基于DDR颗粒或DDR DIMM的系统需要适配不同的平台,应用场景千差万别, 因此需要进行详尽的信号质量测试才能保证系统的可靠工作。对于DDR4及以下的标准 来说,物理层一致性测试主要是发送的信号质量测试;对于DDR5标准来说,由于接收端出 现了均衡器,所以还要包含接收测试。

DDR信号质量的测试也是使用高带宽的示波器。对于DDR的信号,技术规范并没有 给出DDR信号上升/下降时间的具体参数,因此用户只有根据使用芯片的实际快上升/ 下降时间来估算需要的示波器带宽。通常对于DDR3信号的测试,推荐的示波器和探头的带宽在8GHz;DDR4测试建议的测试系统带宽是12GHz;而DDR5测试则推荐使用 16GHz以上带宽的示波器和探头系统。 DDR 设计可分为四个方面:仿真、互连设计、有源信号验证和功能测试。

信号完整性测试DDR一致性测试DDR测试,DDR一致性测试

由于DDR4的数据速率会达到3.2GT/s以上,DDR5的数据速率更高,所以对逻辑分析仪的要求也要很高,需要状态采样时钟支持1.6GHz以上且在双采样模式下支持3.2Gbps 以上的数据速率。基于高速逻辑分析仪的DDR4/5协议测试系统。图中是通过 DIMM条的适配器夹具把上百路信号引到逻辑分析仪,相应的适配器要经过严格测试,确 保在其标称的速率下不会因为信号质量问题对协议测试结果造成影响。目前的逻辑分析仪可以支持4Gbps以上信号的采集和分析。DDR DDR2 DDR3 DDR4 和 DDR5 内存带宽;信号完整性测试DDR一致性测试DDR测试

4代DDR之间有什么区别?信号完整性测试DDR一致性测试DDR测试

对DDR5来说,设计更为复杂,仿真软件需要帮助用户通过应用IBIS模型针对基于 DDR5颗粒或DIMM的系统进行仿真验证,比如仿真驱动能力、随机抖动/确定性抖动、寄 生电容、片上端接ODT、信号上升/下降时间、AGC(自动增益控制)功能、4taps DFE(4抽头 判决反馈均衡)等。

DDR的读写信号分离

对于DDR总线来说,真实总线上总是读写同时存在的。规范对于读时序和写时序的 相关时间参数要求是不一样的,读信号的测量要参考读时序的要求,写信号的测量要参考写 时序的要求。因此要进行DDR信号的测试,第一步要做的是从真实工作的总线上把感兴 趣的读信号或者写信号分离出来。JEDEC协会规定的DDR4总线的 一个工作时 序图(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到对于读和写信 号来说,DQS和DQ间的时序关系是不一样的。 信号完整性测试DDR一致性测试DDR测试

深圳市力恩科技有限公司是一家从事实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪研发、生产、销售及售后的服务型企业。公司坐落在深圳市南山区南头街道南联社区中山园路9号君翔达大厦办公楼A201,成立于2014-04-03。公司通过创新型可持续发展为重心理念,以客户满意为重要标准。主要经营实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪等产品服务,现在公司拥有一支经验丰富的研发设计团队,对于产品研发和生产要求极为严格,完全按照行业标准研发和生产。深圳市力恩科技有限公司研发团队不断紧跟实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪行业发展趋势,研发与改进新的产品,从而保证公司在新技术研发方面不断提升,确保公司产品符合行业标准和要求。深圳市力恩科技有限公司以市场为导向,以创新为动力。不断提升管理水平及实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪产品质量。本公司以良好的商品品质、诚信的经营理念期待您的到来!

与DDR一致性测试相关的文章
安徽电气性能测试DDR一致性测试 2024-07-07

DDR的信号探测技术 在DDR的信号测试中,还有 一 个要解决的问题是怎么找到相应的测试点进行信号探 测。由于DDR的信号不像PCle、SATA、USB等总线 一 样有标准的连接器,通常都是直接 的BGA颗粒焊接,而且JEDEC对信号规范的定义也都是在内存颗粒的BGA引脚上,这就 使得信号探测成为一个复杂的问题。 比如对于DIMM条的DDR信号质量测试来说,虽然在金手指上测试是方便的找到 测试点的方法,但是测得的信号通常不太准确。原因是DDR总线的速率比较高,而且可能 经过金手指后还有信号的分叉,这就造成金手指上的信号和内存颗粒引脚上的信号形状差异很大。 用于 DDR、DDR2...

与DDR一致性测试相关的问题
与DDR一致性测试相关的标签
信息来源于互联网 本站不为信息真实性负责