企业商机
DDR3测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR3测试
DDR3测试企业商机

单击View Topology按钮进入SigXplorer拓扑编辑环境,可以按前面161节反射 中的实验所学习的操作去编辑拓扑进行分析。也可以单击Waveforms..按钮去直接进行反射和 串扰的布线后仿真。

在提取出来的拓扑中,设置Controller的输出激励为Pulse,然后在菜单Analyze- Preferences..界面中设置Pulse频率等参数,

单击OK按钮退出参数设置窗口,单击工具栏中的Signal Simulate进行仿真分析,

在波形显示界面里,只打开器件U104 (近端颗粒)管脚上的差分波形进行查看, 可以看到,差分时钟波形边沿正常,有一些反射。

原始设计没有接终端的电阻端接。在电路拓扑中将终端匹配的上拉电阻电容等电路 删除,再次仿真,只打开器件U104 (近端颗粒)管脚上的差分波形进行查看,可以看到, 时钟信号完全不能工作。 如何选择适用于DDR3一致性测试的工具?江西测试服务DDR3测试

江西测试服务DDR3测试,DDR3测试

LPDDR2 (低功耗 DDR2) : LPDDR2 釆用 HSUL_12 接口,I/O 口工作电压为 1.2V;时 钟信号频率为166〜533MHz;数据和命令地址(CA)信号速率333〜1066Mbps,并分别通过 差分选通信号和时钟信号的双沿釆样;控制信号速率为166〜533Mbps,通过时钟信号上升沿 采样;一般用于板载(Memory・down)设计,信号通常为点对点或树形拓扑,没有ODT功能。

LPDDR3 0氐功耗DDR3) : LPDDR3同样釆用HSUL_12接口,I/O 口工作电压为1.2V; 时钟信号频率为667〜1066MHz;数据和命令地址(CA)信号速率为1333〜2133Mbps,分别 通过差分选通信号和时钟信号的双沿釆样;控制信号速率为667〜1066Mbps,通过时钟上升 沿釆样;一般用于板载设计,数据信号一般为点对点拓扑,命令地址和控制信号一般也釆用 Fly-by走线,有些情况下可以使用树形走线;数据和选通信号支持ODT功能;也支持使用 Write Leveling功能调整时钟和选通信号间的延时偏移。 解决方案DDR3测试推荐货源为什么要进行DDR3一致性测试?

江西测试服务DDR3测试,DDR3测试

· 工业规范标准,Specification:如果所设计的功能模块要实现某种工业标准接口或者协议,那一定要找到相关的工业规范标准,读懂规范之后,才能开始设计。

因此,为实现本设计实例中的 DDR 模块,需要的技术资料和文档。

由于我们要设计 DDR 存储模块,那么在所有的资料当中,应该较早了解 DDR 规范。通过对 DDR 规范文件「JEDEC79R」的阅读,我们了解到,设计一个 DDR 接口,需要满足规范中规定的 DC,AC 特性及信号时序特征。下面我们从设计规范要求和器件本身特性两个方面来解读,如何在设计中满足设计要求。

走线阻抗/耦合检查

走线阻抗/耦合检查流程在PowerSI和SPEED2000中都有,流程也是一样的。本例通过 Allegro Sigrity SI 启动 Trace Impedance/Coupling Check,自动调用 PowerSI 的流程。下面通过实例来介绍走线阻抗/耦合检查的方法。

启动 Allegro Sigrity SI,打开 DDR_Case_C。单击菜单 AnalyzeTrace Impedance/Coupling Check,在弹出的 SPDLINK Xnet Selection 窗口 中单击 OK 按钮。整个.brd 文件将被转换成.spd文件,并自动在PowerSI软件界面中打开。 是否可以通过调整时序设置来解决一致性问题?

江西测试服务DDR3测试,DDR3测试

DDR3拓扑结构规划:Fly・by拓扑还是T拓扑

DDR1/2控制命令等信号,均采用T拓扑结构。到了 DDR3,由于信号速率提升,当负 载较多如多于4个负载时,T拓扑信号质量较差,因此DDR3的控制命令和时钟信号均釆用 F拓扑。下面是在某项目中通过前仿真比较2片负载和4片负载时,T拓扑和Fly-by拓 扑对信号质量的影响,仿真驱动芯片为Altera芯片,IBIS文件 为颗粒为Micron颗粒,IBIS模型文件为。

分别标示了两种拓扑下的仿真波形和眼图,可以看到2片负载 时,Fly-by拓扑对DDR3控制和命令信号的改善作用不是特别明显,因此在2片负载时很多 设计人员还是习惯使用T拓扑结构。 DDR3一致性测试是否包括高负载或长时间运行测试?USB测试DDR3测试配件

如果DDR3一致性测试失败,是否需要更换整组内存模块?江西测试服务DDR3测试

DDR3: DDR3釆用SSTL_15接口,I/O 口工作电压为1.5V;时钟信号频率为400〜 800MHz;数据信号速率为800〜1600Mbps,通过差分选通信号双沿釆样;地址/命令/控制信 号在1T模式下速率为400〜800Mbps,在2T模式下速率为200〜400Mbps;数据和选通信号 仍然使用点对点或树形拓扑,时钟/地址/命令/控制信号则改用Fly-by的拓扑布线;数据和选 通信号有动态ODT功能;使用Write Leveling功能调整时钟和选通信号间因不同拓扑引起的 延时偏移,以满足时序要求。江西测试服务DDR3测试

与DDR3测试相关的文章
自动化DDR3测试项目 2024-08-22

DDR3: DDR3釆用SSTL_15接口,I/O 口工作电压为1.5V;时钟信号频率为400〜 800MHz;数据信号速率为800〜1600Mbps,通过差分选通信号双沿釆样;地址/命令/控制信 号在1T模式下速率为400〜800Mbps,在2T模式下速率为200〜400Mbps;数据和选通信号 仍然使用点对点或树形拓扑,时钟/地址/命令/控制信号则改用Fly-by的拓扑布线;数据和选 通信号有动态ODT功能;使用Write Leveling功能调整时钟和选通信号间因不同拓扑引起的 延时偏移,以满足时序要求。DDR3一致性测试是否适用于双通道或四通道内存配置?自动化DDR3测试项目 ...

与DDR3测试相关的问题
与DDR3测试相关的标签
信息来源于互联网 本站不为信息真实性负责