DDR应用现状随着近十年以来智能手机、智能电视、AI技术的风起云涌,人们对容量更高、速度更快、能耗更低、物理尺寸更小的嵌入式和计算机存储器的需求不断提高,DDRSDRAM也不断地响应市场的需求和技术的升级推陈出新。目前,用于主存的DDRSDRAM系列的芯片已经演进到了DDR5了,但市场上对经典的DDR3SDRAM的需求仍然比较旺盛。测试痛点测试和验证电子设备中的DDR内存,客户一般面临三大难题:如何连接DDR内存管脚;如何探测和验证突发的读写脉冲信号;配置测试系统完成DDR内存一致性测试。DDR工作原理与时序问题;广西DDR测试维修价格

DDR测试
什么是DDR?
DDR是双倍数据速率(DoubleDataRate)。DDR与普通同步动态随机内存(DRAM)非常相象。普通同步DRAM(现在被称为SDR)与标准DRAM有所不同。标准的DRAM接收的地址命令由二个地址字组成。为节省输入管脚,采用了复用方式。地址字由行地址选通(RAS)锁存在DRAM芯片。紧随RAS命令之后,列地址选通(CAS)锁存第二地址字。经过RAS和CAS,存储的数据可以被读取。同步动态随机内存(SDRDRAM)将时钟与标准DRAM结合,RAS、CAS、数据有效均在时钟脉冲的上升边沿被启动。根据时钟指示,可以预测数据和其它信号的位置。因而,数据锁存选通可以精确定位。由于数据有效窗口的可预计性,所以可将内存划分成4个组进行内部单元的预充电和预获取。通过突发模式,可进行连续地址获取而不必重复RAS选通。连续CAS选通可对来自相同行的数据进行读取。 广西DDR测试代理品牌DDR总线利用率和读写吞吐率的统计;

DDR测试
测试软件运行后,示波器会自动设置时基、垂直增益、触发等参数进行测量并汇总成一个测试报告,测试报告中列出了测试的项目、是否通过、spec的要求、实测值、margin等。图5.17是自动测试软件进行DDR4眼图睁开度测量的一个例子。信号质量的测试还可以辅助用户进行内存参数的配置,比如高速的DDR芯片都提供有ODT(OnDieTermination)的功能,用户可以通过软件配置改变内存芯片中的匹配电阻,并分析对信号质量的影响。除了一致性测试以外,DDR测试软件还可以支持调试功能。比如在某个关键参数测试失败后,可以针对这个参数进行Debug。此时,测试软件会捕获、存储一段时间的波形并进行参数统计,根据统计结果可以查找到参数违规时对应的波形位置,
对于DDR2和DDR3,时钟信号是以差分的形式传输的,而在DDR2里,DQS信号是以单端或差分方式通讯取决于其工作的速率,当以高度速率工作时则采用差分的方式。显然,在同样的长度下,差分线的切换时延是小于单端线的。根据时序仿真的结果,时钟信号和DQS也许需要比相应的ADDR/CMD/CNTRL和DATA线长一点。另外,必须确保时钟线和DQS布在其相关的ADDR/CMD/CNTRL和DQ线的当中。由于DQ和DM在很高的速度下传输,所以,需要在每一个字节里,它们要有严格的长度匹配,而且不能有过孔。差分信号对阻抗不连续的敏感度比较低,所以换层走线是没多大问题的,在布线时优先考虑布时钟线和DQS。DDR3信号质量自动测试软件;

DDR测试
要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。 一种DDR4内存信号测试方法;校准DDR测试推荐货源
借助协议解码软件看DDR的会出现数据有那些;广西DDR测试维修价格
DDR测试
DDR5的接收端容限测试
前面我们在介绍USB3.0、PCIe等高速串行总线的测试时提到过很多高速的串行总线由于接收端放置有均衡器,因此需要进行接收容限的测试以验证接收均衡器和CDR在恶劣信号下的表现。对于DDR来说,DDR4及之前的总线接收端还相对比较简单,只是做一些匹配、时延、阈值的调整。但到了DDR5时代(图5.19),由于信号速率更高,因此接收端也开始采用很多高速串行总线中使用的可变增益调整以及均衡器技术,这也使得DDR5测试中必须关注接收均衡器的影响,这是之前的DDR测试中不曾涉及的。 广西DDR测试维修价格
4.时延匹配在做到时延的匹配时,往往会在布线时采用trombone方式走线,另外,在布线时难免会有切换板层的时候,此时就会添加一些过孔。不幸的是,但所有这些弯曲的走线和带过孔的走线,将它们拉直变为等长度理想走线时,此时它们的时延是不等的, 显然,上面讲到的trombone方式在时延方面同直走线的不对等是很好理解的,而带过孔的走线就更加明显了。在中心线长度对等的情况下,trombone走线的时延比直走线的实际延时是要来的小的,而对于带有过孔的走线,时延是要来的大的。这种时延的产生,这里有两种方法去解决它。一种方法是,只需要在EDA工具里进行精确的时延匹配计算,然后控制走线的长度就可以了...