由于D-PHY信号比较复杂,测试项目也很多,为了方便对D-PHY信号的分析,MIPI协会提供了一个的DPHYGUI的信号分析软件。用户可以用示波器手动捕获到相应的LP或HS的信号并保存成数据文件,然后用这个软件对波形进行分析,图13.9DPHYGUI软件的界面。
但需要注意的是,DPHYGUI软件只侧重于对LP或HS信号质量的分析,对于测试规范中要求的一些LP和HS状态间切换的时序关系以及Data和Clock间时序关系的测试项目覆盖较少。另外,使用DPHYGUI软件做分析前,用户需要对D-PHY的信号以及示波器的设置非常熟悉才能够捕获到正确的数据波形并保存下来。为了加快和方便D-PHY信号的测试,可以使用示波器厂商额外提供的针对D-PHY的信号一致性测试软件,如Agilent公司的U7238BMIPID-PHY信号一致性测试软件平台,这个软件完全覆盖了MIPI协会的CTS对信号质量测试要求的所有项目,采用图形化的界面指导用户完成测试参数的设置和连接,并自动完成信号质量的测试和测试报告的生成。 MIPI D-PHY的接收端容限测试;青海MIPI测试眼图测试

MIPI如何满足工业物联网需求
预计在未来十年中,工业物联网(IIoT)应用将大量增长,从而推动石油和天然气,食品和饮料,制药,化学,能源和采矿,半导体和制造业等流程行业以及航空航天等离散行业的生产率和效率提升。支持这种增长的新的物理网络系统的开发,将包括使用高分辨率相机来增强机器视觉,使用高分辨率显示器来实现丰富的用户界面以及用于连接传感器、执行器和其他设备的优化命令和控制界面。本文将介绍数十亿移动设备中实施的MIPI规范,如何为开发人员创建成功的设计,减少开发工作并降低许多IIoT应用成本。 DDR测试MIPI测试安装MIPI-DSI是MIPI联盟移动设备提出的一种高速,低功耗的串行接口,可高分辨率显示,降低显示模块功耗需求;

在四条通路之间,在以2.5 Gbps/路运行时,D-PHY 1.2信号的最大吞吐量约为10 Gbps。物理层信号有两种模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速传送数据。在系统处于空闲时,低功率[LP]模式用来传送控制信息,以延长电池续航时间。HS和LP模式有不同的端接方式,系统应能够动态改变端接方式,以支持这两种模式
HS数据的速度越高,显示器能够支持的分辨率越高,影像的清晰度也就越好。数据速率与分辨率之间的关系,还要看一下其他几个参数。
●像素时钟:决定着像素传送的速率
●刷新速率:屏幕每秒刷新次数
●色彩深度:用来表示一个像素的颜色的位数像素时钟的推导公式如下:像素时钟=水平样点数x垂直行数x刷新速率。其中水平样点数和垂直行数包括水平和垂直消隐间隔。
MIPI D-PHY的接收端容限测试
除了对于D-PHY设备的发送的信号质量有要求以外,MIPI协会还规定了对于接收端的容限要求,D-PHY的CTS规定的接收端的测试项目主要包含以下几个部分。
(1)LP信号电平和时序的判决容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被测件对于LP信号高电平、低电平的判决阈值和容限对于脉冲宽度的判决容限测试等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8)
(2)LP状态下的指令时序判决容限(GROUP2:LP-RXBEHAVIORALREQUIREMENTS):其中包含了被测件在LP状态下对于初始化、唤醒、Escape模式切换指令时序的判决容限测试等。(TestIDs:2.2.1,2.2.2,2.2.3,2.2.4,2.2.5,2.2.6,2.2.7,2.2.8) MIPI规定D-PHY信号的大走线长度了吗?

数据通路[D0:D3]的D0通路是双向通路,用于总线周转(BTA)功能。在主发射机要求外设响应时,它会在传输的数据包时向其PHY发出一个请求,告诉PHY层在传输结束(EoT)后确认总线周转(BTA)命令。其余通路和时钟都是单向的,数据在不同通路中被剥离。例如,个字节将在D0上传送,然后第二个字节将在D1上传送,依此类推,第五个字节将在D0上传送。根据设计要求,数据通路结构可以从一路扩充到四路。图3是1时钟3路系统上的数据剥离图。每条通路有一个的传输开始(SoT)和传输结束(EoP),SoT在所有通路之间同步。但是,某些通路可能会在其他通路之前先完成HS传输(EoT)。MIPI-DSI从机接口电路主要包括4个模块:物理传输层模块、通道管理层模块、协议层模块以及应用层模块;解决方案MIPI测试故障
MIPI LCD 的CLK时钟频率与显示分辨率及帧率的关系;青海MIPI测试眼图测试
2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 青海MIPI测试眼图测试
2,MIPID-PHY测试项目 (1)DataLaneHS-TXDifferentialVoltages (2)DataLaneHS-TXDifferentialVoltageMismatch (3)DataLaneHS-TXSingle-EndedOutputHighVoltages( 4)DataLaneHS-TXStaticCommon-ModeVoltages (5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0) (6)DataLaneHS-TXDynamicCommon-L...